| автор: | Ellinger F. Szilagyi L. Henker R. |
| источник: | |
| заглавие: | A High-voltage DC Bias Architecture Implementation in a 17 Gbps Low-power Common-cathode VCSEL Driver in 80 nm CMOS |
| год издания: | 2015 |
| страницы: | 2385-2388 |
| рубрика: | FO4.2.1 |
| Автор записи: | admin |
| Дата/время последнего изменения: | 2019-11-28 00:20:53 |
Вы не можете изменять эту запись.